Les convertisseurs analogique/numérique dans les capteurs d'image CMOS
Proposition d'une nouvelle architecture
Les capteurs d’images CMOS offrent des avantages considérables par rapport aux CCDs.
Une forte demande pour des matrices de pixels plus larges avec des pixels plus petits (avec des pitchs <1.4μm) fonctionnant à des fréquences de plus en plus grandes est d’actualité.
Ceci augmente davantage les contraintes sur le bloc responsable de la conversion analogique-numérique (CAN).
L’objectif de cette thèse est la conception et l’implémentation d’un CAN capable de satisfaire à toutes ces nouvelles spécifications.
L’architecture traditionnelle utilisant un convertisseur simple rampe par colonne de la matrice de pixels est incapable d’atteindre des vitesses fonctionnement plus élevées.
Le choix d’une architecture de conversion plus rapide pour une implémentation sur plusieurs colonnes peut donner lieu à un système avec un fort potentiel d’intégrabilité.
Le standard de la vidéo en haute définition spécifie une résolution de 10 bits pour le convertisseur.
Dans cette thèse, nous ciblons une précision de 12 bits dans le but de ne pas être limité par le niveau du bruit et pour avoir une marge pour des corrections additionnelles.
Docteur en physique, chercheur en systèmes de conversion analogique numérique dans les capteurs d'images CMOS.
Ce travail a été réalisé en collaboration avec la division IMAGING du centre de conception de STMicroelectronics Rabat.
Fiche technique
- Auteur
- Malika Alami Marktani
- Langue
- Français
- Éditeur
- Presses Académiques Francophones
- Pays
- Maroc
30 autres produits dans la même catégorie :
Voir toutRéalisation d’un amplificateur hyperfréquence pour les systèmes 5G
- Nouveau
Conception d’une antenne patch rectangulaire pour les systèmes 5G
- Nouveau
Hydrogène Vert, de la Transition Energétique au Développement Durable
- Nouveau
Conception et mise en œuvre d'un système mobile de télémédecine
- Nouveau
Optimisation des Ressources Radio pour les Réseaux Nouvelle Génération
- Nouveau